Monter d'un niveau |
Achour, C., Houle, J.-L., & Davidson, J. (décembre 2000). VLSI architecture of 2D wavelet transforms [Communication écrite]. ICECS 2000. 7th IEEE International Conference on Electronics, Circuits and Systems, Jounieh, Lebanon. Lien externe
Pronovost, N., Houle, J.-L., & Hamza, M. H. (février 1999). Geomatic system for real-time applications [Communication écrite]. 17th IASTED International Conference. Applied Informatics, Innsbruck, Austria. Non disponible
Achour, C., Davidson, J., & Houle, J.-L. (1999). Multi elementary processor implementation of 2D wavelet transforms. International journal of computers & applications, 21(3), 125-131. Non disponible
Guenette, P., Davidson, J., Houle, J.-L., & Hamza, M. H. (février 1998). Reconfigurable analog array circuit [Communication écrite]. 16th IASTED International Conference on Applied Informatics, Garmisch-Partenkirchen, Germany. Non disponible
Khali, H., Savaria, Y., & Houle, J.-L. (juillet 1997). Computational limits of homogeneous acceleration using lookup tables [Communication écrite]. 11th Annual International Symposium on High Performance Computing Systems, Winnipeg, Man., Canada. Non disponible
Foulet, G., Zhang, M., Wehling, F., Groos, M., Houle, J.-L., & Akkad, N. (1995). Auger-electron spectroscopy applied to the study of Ta/Ta₂O₅, Ta₂O₅/MnO₂ interfaces. Analysis, 23(5), 215-221. Non disponible
Thibeault, C., Savaria, Y., & Houle, J.-L. (1995). Equivalence proofs of some yield modeling methods for defect-tolerant integrated-circuits. IEEE Transactions on Computers, 44(5), 724-728. Lien externe
Lavoie, M., Que-Do, V., Houle, J.-L., & Davidson, J. (juillet 1993). Real-time simulation of power system stability using parallel digital signal processors [Communication écrite]. 4th Conference of the International Association for Mathematics and Computers in Simulation IMACS-TC1, Montréal, Québec. Publié dans Mathematics and computers in simulation, 38(4-6). Lien externe
Wong, T., & Houle, J.-L. (1995). La répartition automatique des tâches dans la simulation en temps réel des réseaux électriques. (Rapport technique n° EPM-RT-95-14). Accès restreint
Khali, H., & Houle, J.-L. (mai 1993). Vector and parallel implementation of algorithms and architectures for wavelet transforms [Communication écrite]. Eleventh IASTED International Conference Applied Informatics, Annecy, France. Non disponible
Khali, H., Savaria, Y., Houle, J.-L., Beraldin, J. A., Blais, F., & Rioux, M. (septembre 1995). VLSI chip for 3-D camera calibration [Communication écrite]. Canadian Conference on Electrical and Computer Engineering (CCECE 1995), Montréal, Québec. Lien externe
Thibeault, C., Savaria, Y., & Houle, J.-L. (1994). A fast method to evaluate the optimum number of spares in defect-tolerant integrated-circuits. IEEE Transactions on Computers, 43(6), 687-697. Lien externe
Achour, C., Davidson, J., & Houle, J.-L. (mai 1994). FPGA implementation of wavelet transforms [Communication écrite]. 12th IASTED International Conference Applied Informatics, Annecy, France. Non disponible
Elmekki, H., Longuemard, J. P., Unal, M., & Houle, J.-L. (1994). Time-frequency-energy analysis of ultrasound waves generated and detected by laser - application to quality-control. Journal de physique. IV, 4(C7), 765-768. Lien externe
Lebegue, F., Khali, H., & Houle, J.-L. (octobre 1994). Wavelet transform implementations on parallel digital signal processors [Communication écrite]. 6th IASTED/ISMM International Conference. Parallel and Distributed Computing and Systems, Washington, DC, USA. Non disponible
Audet, D., Savaria, Y., & Houle, J.-L. (1992). Performance improvements to VLSI parallel systems, using dynamic concatenation of processing resources. Parallel Computing, 18(2), 149-167. Lien externe
Thibeault, C., Savaria, Y., & Houle, J.-L. (1992). Test quality of hierarchical defect-tolerant integrated circuits. Journal of Electronic Testing, 3(1), 93-102. Lien externe
Unal, M., & Houle, J.-L. (1992). Logiciel de traitement temps-fréquences pour imagerie acoustique laser. (Rapport technique n° EPM-RT-92-22). Accès restreint
Thibeault, C., Savaria, Y., & Houle, J.-L. (1990). Equivalence proofs of some yield modeling methods for defect-tolerant integrated circuits. (Rapport technique n° EPM-RT-90-11). Accès restreint
Chouinard, G., Bertaud, F., & Houle, J.-L. (1989). Rapport technique du système Image. (Rapport technique n° EPM-RT-89-18). Accès restreint
Lagacé, P. J., Houle, J.-L., & Mukhedkar, D. (1988). Generation of paths in n-layer media. (Rapport technique n° EPM-RT-88-39). Accès restreint
Audet, D., Chouinard, G., Cyr, C., Houle, J.-L., & Savaria, Y. (1988). IMAGE2 : un circuit multiprocesseur pour le traitement parallèle. (Rapport technique n° EPM-RT-88-35). Accès restreint
Audet, D., Savaria, Y., & Houle, J.-L. (1988). Performance improvements of VLSI parallel systems, using dynamic concatenation of processing resources. (Rapport technique n° EPM-RT-88-36). Accès restreint
Thibeault, C., Savaria, Y., & Houle, J.-L. (1988). Yield formula for two-level hierarchical fault-tolerant integrated circuit. (Rapport technique n° EPM-RT-88-25). Accès restreint
Smith, B. T., & Houle, J.-L. (1986). L'arbre minimum avec contrainte de distance. (Rapport technique n° EPM-RT-87-01). Accès restreint
Davidson, J., & Houle, J.-L. (1985). Alarm simulation for a hierarchicaly distributed process control computer system. (Rapport technique n° EPM-RT-85-29). Accès restreint
Houle, J.-L., Bélanger, Y., & Smith, M. B. T. (1980). Interliaison de systèmes de cablodistribution (phase II) : rapport final. (Rapport technique n° EP-R-81-16). Accès restreint
Houle, J.-L. (1979). Interliaison de systèmes de cablodistribution (phase 1) : rapport final. (Rapport technique n° EP-R-79-29). Accès restreint