<  Retour au portail Polytechnique Montréal

Documents dont le directeur de recherche est "Bois, Guy"

Monter d'un niveau
Pour citer ou exporter [feed] Atom [feed] RSS 1.0 [feed] RSS 2.0
Grouper par: Auteurs ou autrices | Date de publication | Sous-type de document | Aucun groupement
Aller à : A | B | C | D | F | G | H | L | M | N | P | Q | R | S | T | V | W | Y
Nombre de documents: 54

A

Allard Bernier, J. (2011). Méthode de reconfiguration dynamique pour un réseau-sur-puce tolérant aux fautes [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

B

Bao, L. (2014). Méthode de conception dirigée par les modèles pour les systèmes avioniques modulaires intégrés basée sur une approche de cosimulation [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Bah, F. L. (2009). Conception au niveau système de l'application de protocole sans fil WIMAX [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Beucher, N. (2007). Conception et mise en oeuvre de processeurs configurables pour la conversion de taux de trames vidéos avec compensation de mouvement [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Benny, O. (2004). Implémentation d'un modèle de communication transactionnel dans une plate-forme en SystemC [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Bertola, M. (2003). Conception, réalisation et étude d'une plate-forme générique basée sur le protocole AMBA AHB [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Bosi, B. (1995). Méthodes de conception de convolueurs dédiés et reconfigurables [Mémoire de maîtrise, École Polytechnique de Montréal]. Non disponible

Belhabla, H. (1994). L'utilisation des plans statistiques d'expérimentation pour la validation d'un système expert [Mémoire de maîtrise, École Polytechnique de Montréal]. Non disponible

C

Catudal, S. (2005). Méthodologie orientée performance applicable à la validation d'algorithmes de traitement vidéo et de leur implémentation matérielle [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Cyr, G. (2001). Interface configurable pour un processeur ARM basée sur le protocole VCI [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Campagna, I. (2000). Développement d'une méthodologie de codesign matériel/logiciel pour des applications de communications à haute vitesse [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

D

Desaulty, A. (2016). Intégration dans un flot de conception système d'un outil de traduction assistée de code C pour la création de coprocesseurs matériels [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Deslauriers, F. (2005). Modélisation d'un réseau intégré sur puce basé sur une architecture en anneau [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Dubois, M. (2004). Modélisation et conception d'une plate-forme de traitement et transmission de signaux vidéo numériques [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

F

Fortier, F. (2018). Estimation par analyse statique de la bande-passante d'accélérateurs en synthèse de haut niveau sur FPGA [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Fontaine, S. (2008). Conception et réalisation d'un outil d'exploration architecturale de la hiérarchie de mémoire d'un système sur puce afin d'optimiser la performance de la plateforme logicielle [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Faiz, A. (2007). Méthodes de raffinement des communications pour passer d'une plate-forme systemc à un système reprogrammable [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Filion, L. (2002). Analyse, implantation et intégration d'une bibliothèque pour la spécification des systèmes embarqués dans une méthodologie de codesign [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

G

Gauthier, E. (2017). Exploration d'une méthodologie de développement matériel et logiciel au niveau système appliqué à un système d'encodage de flux vidéo évolutif [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Gaudron, M. (2016). Expérimentation d'une suite d'outils pour automatiser le passage d'une conception basée sur un modèle vers la réalisation d'une implémentation, en passant par l'exploration architecturale [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Guérard, H. (2011). Intégration d'un modèle de réseau sur puce dans un flôt de conception de niveau système [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Goyette, S. (2008). Élaboration d'un modèle d'abstraction des communications point-à-point pour une plateforme (SOC) multiprocesseur hétérogène [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Guénette, J. (1996). Une méthode de multi-partitionnement de circuits VLSI en vue d'un placement et routage [Mémoire de maîtrise, École Polytechnique de Montréal]. Non disponible

H

Hubin, M. (2006). Modélisation et conception d'une architecture à flots d'exécution multiples selon une approche de réutilisation [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Héneault, Y. (2001). Picasso : un outil de co-design matériel/logiciel pour la conception de systèmes embarqués [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Haddad, M. T. (1996). Réalisation mixte matérielle/logicielle d'un algorithme de routage pour réseaux locaux [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

L

Lacroix, A. B. (2016). Implémentations logicielle et matérielle de l'algorithme Aho-Corasick pour la détection d'intrusions [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Legault, V. (2014). Méthodologie expérimentale pour évaluer les caractéristiques des plateformes graphiques avioniques [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Laug, N. (2008). Gestion générique et raffinement de systèmes électroniques à haut niveau [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Lavigueur, B. (2004). Multitraitement et processeurs configurables sur une plate-forme de haut niveau [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Lemire, J.-F. (2003). Synthèse assistée de moniteurs d'assertions à partir d'une méthodologie d'encapsulation d'assertions dans une spécification exécutable [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Le Chapelain, B. (1999). Conception d'une bibliothèque et d'un convolueur 3*3TSPC [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

M

Medeiros Monteiro, F. (2013). Caractérisation automatisée de la consommation de puissance des processeurs pour l'estimation au niveau système [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Moss, L. (2010). Profilage, caractérisation et partitionnement fonctionnel dans une plate-forme de conception de systèmes embarqués [Thèse de doctorat, École Polytechnique de Montréal]. Disponible

Migliorini, C. (2008). Exploration architecturale de communications-sur-puce au niveau système [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Mahoney, P. (2006). Conception d'une architecture alternative à la technologie "mémoire adressable par contenu" [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Morin, B. (2006). Parallélisme sur plateforme reconfigurable de calcul à mémoire répartie [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Merabet Kroumba, S. (1994). Synthèse de très haut niveau d'architectures parallèles pour des algorithmes exprimés en langage évolué [Mémoire de maîtrise, École Polytechnique de Montréal]. Non disponible

N

Nekili, M. (1998). Synthèse de réseaux de distribution d'horloges en présence de variations du procédé de fabrication [Thèse de doctorat, École Polytechnique de Montréal]. Disponible

P

Portas, F. (2023). Outils de codesign pour la vérification de partitionnement par hyperviseur sur système embarqué matériel-logiciel de criticités mixtes [Mémoire de maîtrise, Polytechnique Montréal]. Accès restreint

Provost, S. (2006). Accélération d'une plateforme d'encodage MPEG-4 à l'aide de processeurs configurables [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Pierron, L. (2005). Méthodologie de codesign pour les systèmes sur puce programmable [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Q

Quinn, D. (2003). Exploration architecturale pour la conception de processeurs réseaux basée sur l'utilisation de processeurs configurables [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

R

Rivard-Girard, S. (2015). Prédiction de performance de matériel graphique dans un contexte avionique par apprentissage automatique [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Rogers-Vallée, M. (2012). Une méthode d'estimation de la consommation de puissance pour un système sur puce [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Rondonneau, M. (2004). Intégration d'un RTOS dans une plate-forme SystemC destinée à l'exploration architecturale [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Regimbal, S. (2003). Méthode de réutilisation et de couverture pour la vérification fonctionnelle des circuits numériques [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

S

Savard, J. (2012). Intégration d'un simulateur de partitionnement spatial et temporel à un flot de conception basé sur les modèles [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Samson, P. (2006). Abstraction de la synchronisation dans une stratégie de co-design logiciel/matériel sur une plateforme (SOC) multiprocesseur [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

St-Pierre, F. (2006). Implémentation matérielle d'un réseau sur puce et analyse du fonctionnement dans un environnement multiprocesseurs [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

T

Thibeault, J.-F. (2006). Exploration de techniques de modélisation et de vérification logicielle en avionique [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

V

Vakili, S. (2014). Accuracy-Guaranteed Fixed-Point Optimization in Hardware Synthesis and Processor Customization [Thèse de doctorat, École Polytechnique de Montréal]. Disponible

W

Wang, J. (2003). Reuse and automatic generation of testbenches for effective hardware verification [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Y

Yuan, P. (2001). A fixed-point simd array processor and its applications to video compression coding [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Liste produite: Thu Nov 21 05:37:43 2024 EST.