<  Retour au portail Polytechnique Montréal

Documents dont l'auteur est "Daigneault, Marc-André"

Monter d'un niveau
Pour citer ou exporter [feed] Atom [feed] RSS 1.0 [feed] RSS 2.0
Grouper par: Auteurs ou autrices | Date de publication | Sous-type de document | Aucun groupement
Aller à : B | D
Nombre de documents: 10

B

Bergeron, É., Feeley, M., Daigneault, M.-A., & David, J. P. (juin 2008). Using dynamic reconfiguration to implement high-resolution programmable Delays on an FPGA [Communication écrite]. Joint IEEE North-East Workshop on Circuits and Systems and TAISA Conference (NEWCAS-TAISA 2008), Montréal, Québec. Lien externe

D

Daigneault, M.-A. (2015). Synthèse et description de circuits numériques au niveau des transferts synchronisés par les données [Thèse de doctorat, École Polytechnique de Montréal]. Disponible

Daigneault, M.-A., & David, J. P. (mai 2015). Intermediate-level synthesis of a Gauss-Jordan elimination linear solver [Communication écrite]. 29th IEEE International Parallel and Distributed Processing Symposium Workshops (IPDPSW 2015), Hyderabad, India. Lien externe

Daigneault, M.-A., & David, J. P. (février 2013). Hardware description and synthesis of control-intensive reconfigurable dataflow architectures [Communication écrite]. ACM/SIGDA International Symposium on Field-Programmable Gate Arrays (FPGA 2013), Monterey, Calif.. Lien externe

Daigneault, M.-A., & David, J. P. (avril 2013). High-level description and synthesis of floating-point accumulators on FPGA [Communication écrite]. 21st Annual International IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM 2013), Seattle, WA, United states. Lien externe

Daigneault, M.-A., & David, J. P. (août 2012). Raising the abstraction level of HDL for control-dominant applications [Communication écrite]. 22nd International Conference on Field Programmable Logic and Applications (FPL 2012), Oslo, Norway. Lien externe

Daigneault, M.-A., & David, J. P. Synchronized-Transfer-Level Design Methodology Applied to Hardware Matrix Multiplication [Communication écrite]. International Conference on Reconfigurable Computing and Fpgas (Reconfig 2012), Cancun, Mexico (7 pages). Lien externe

Daigneault, M.-A., & David, J. P. (février 2010). Towards 5ps resolution TDC on a dynamically reconfigurable FPGA [Résumé]. 8th Annual ACM/SIGDA International Symposium on Field Programmable Gate Arrays (FPGA 2010), Monterey, California. Lien externe

Daigneault, M.-A. (2009). Utilisation de la reconfiguration dynamique des FPGA pour le contrôle précis et exact des délais dans les convertisseurs temps à numérique [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible

Daigneault, M.-A., Langlois, J. M. P., & David, J. P. (octobre 2008). Application Specific Instruction set processor specialized for block motion estimation [Communication écrite]. IEEE International Conference on Computer Design (ICCD 2008), Lake Tahoe, CA. Lien externe

Liste produite: Fri Dec 5 03:48:09 2025 EST.