Monter d'un niveau |
Berrima, S. (2021). Convertisseurs temps-numérique distribués et à mesures multiples pour FPGA [Thèse de doctorat, Polytechnique Montréal]. Disponible
Berrima, S. (2014). Algorithmes de diagnostic d'une chaîne JTAG reconfigurable et tolérante aux pannes au sein de la technologie WaferIC [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Charasse, S. (2013). Outil de vérification in-situ pour le prototypage de systèmes électroniques [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Cantin, M.-A. (2005). Méthode de détermination automatique de la taille des chemins de données [Thèse de doctorat, École Polytechnique de Montréal]. Disponible
Darvishi, M. (2018). Characterization of Interconnection Delays in FPGAS Due to Single Event Upsets and Mitigation [Thèse de doctorat, École Polytechnique de Montréal]. Disponible
Guillemot, M. H. (2013). Conception d'un logiciel de contrôle pour la plate-forme de prototypage waferboard TM [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Hussain, W. (2015). Providing Bi-Directional, Analog, and Differential Signal Transmission Capability to an Electronic Prototyping Platform [Thèse de doctorat, École Polytechnique de Montréal]. Disponible
Laflamme-Mayer, N. (2018). Conception d'un réseau de plots configurables multifonctions analogiques et numériques combiné à un réseau de distribution de puissance intégrés à l'échelle de la tranche de silicium [Thèse de doctorat, École Polytechnique de Montréal]. Disponible
Lepercq, É. (2012). Techniques de routage pseudo-aléatoire pour une application micro-électronique [Thèse de doctorat, École Polytechnique de Montréal]. Disponible
Laflamme-Mayer, N. (2011). Conception d'un plot reconfigurable pour un réseau de distribution de puissance à l'échelle de la tranche en technologie CMOS [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible