<  Retour au portail Polytechnique Montréal

Scalable and flexible cosimulation of SoC designs with heterogeneous multi-processor target architectures

Patrice Gerin, Sungjoo Yoo, Gabriela Nicolescu et Ahmed-Amine Jerraya

Communication écrite (2001)

Document publié alors que les auteurs ou autrices n'étaient pas affiliés à Polytechnique Montréal

Un lien externe est disponible pour ce document
ISBN: 0780366344
URL de PolyPublie: https://publications.polymtl.ca/74318/
Nom de la conférence: Asia and South Pacific Design Automation Conference (ASP-DAC 2001)
Lieu de la conférence: Yokohama, Japan
Date(s) de la conférence: 2001-02-02
Maison d'édition: Association for Computing Machinery
DOI: 10.1145/370155.370276
URL officielle: https://doi.org/10.1145/370155.370276
Date du dépôt: 04 mai 2026 17:20
Dernière modification: 04 mai 2026 17:20
Citer en APA 7: Gerin, P., Yoo, S., Nicolescu, G., & Jerraya, A.-A. (février 2001). Scalable and flexible cosimulation of SoC designs with heterogeneous multi-processor target architectures [Communication écrite]. Asia and South Pacific Design Automation Conference (ASP-DAC 2001), Yokohama, Japan. https://doi.org/10.1145/370155.370276

Statistiques

Dimensions

Actions réservées au personnel

Afficher document Afficher document