Sébastien Henwood, Yvon Savaria et François Leduc-Primeau
Communication écrite (2024)
Un lien externe est disponible pour ce document| Département: | Département de génie électrique |
|---|---|
| ISBN: | 9798350373752 |
| URL de PolyPublie: | https://publications.polymtl.ca/62047/ |
| Nom de la conférence: | IEEE Workshop on Signal Processing Systems (SiPS 2024) |
| Lieu de la conférence: | Cambridge, MA, USA |
| Date(s) de la conférence: | 2024-11-04 - 2024-11-06 |
| Maison d'édition: | IEEE |
| DOI: | 10.1109/sips62058.2024.00009 |
| URL officielle: | https://doi.org/10.1109/sips62058.2024.00009 |
| Date du dépôt: | 20 janv. 2025 14:36 |
| Dernière modification: | 20 janv. 2025 14:36 |
| Citer en APA 7: | Henwood, S., Savaria, Y., & Leduc-Primeau, F. (novembre 2024). MemNAS: Super-net Neural Architecture Search for Memristor-based DNN Accelerators [Communication écrite]. IEEE Workshop on Signal Processing Systems (SiPS 2024), Cambridge, MA, USA (6 pages). https://doi.org/10.1109/sips62058.2024.00009 |
|---|---|
Statistiques
Dimensions
