Federico Montaño, Tarek Ould-Bachir et Jean Pierre David
Article de revue (2020)
Un lien externe est disponible pour ce document| Renseignements supplémentaires: | Groupe de recherche: MOTCE Laboratory |
|---|---|
| Département: |
Département de génie informatique et génie logiciel Département de génie électrique |
| Centre de recherche: |
Autre GR2M - Groupe de recherche en microélectronique et microsystèmes |
| URL de PolyPublie: | https://publications.polymtl.ca/46852/ |
| Titre de la revue: | Electronics (vol. 9, no 11) |
| Maison d'édition: | MDPI |
| DOI: | 10.3390/electronics9111838 |
| URL officielle: | https://doi.org/10.3390/electronics9111838 |
| Date du dépôt: | 18 avr. 2023 15:01 |
| Dernière modification: | 08 avr. 2025 07:13 |
| Citer en APA 7: | Montaño, F., Ould-Bachir, T., & David, J. P. (2020). A Latency-Insensitive Design Approach to Programmable FPGA-Based Real-Time Simulators. Electronics, 9(11), 21 pages. https://doi.org/10.3390/electronics9111838 |
|---|---|
Statistiques
Dimensions
