<  Retour au portail Polytechnique Montréal

Towards efficient and concurrent FFTs implementation on Intel Xeon/MIC clusters for LTE and HPC

M. Khelifi, D. Massicotte et Yvon Savaria

Communication écrite (2016)

Un lien externe est disponible pour ce document
Département: Département de génie électrique
Centre de recherche: GR2M - Groupe de recherche en microélectronique et microsystèmes
URL de PolyPublie: https://publications.polymtl.ca/35889/
Nom de la conférence: IEEE International Symposium on Circuits and Systems (ISCAS 2016)
Lieu de la conférence: Montréal, Québec
Date(s) de la conférence: 2016-05-22 - 2016-05-25
Maison d'édition: IEEE
DOI: 10.1109/iscas.2016.7539128
URL officielle: https://doi.org/10.1109/iscas.2016.7539128
Date du dépôt: 18 avr. 2023 15:05
Dernière modification: 05 avr. 2024 11:28
Citer en APA 7: Khelifi, M., Massicotte, D., & Savaria, Y. (mai 2016). Towards efficient and concurrent FFTs implementation on Intel Xeon/MIC clusters for LTE and HPC [Communication écrite]. IEEE International Symposium on Circuits and Systems (ISCAS 2016), Montréal, Québec. https://doi.org/10.1109/iscas.2016.7539128

Statistiques

Dimensions

Actions réservées au personnel

Afficher document Afficher document