Article de revue (2001)
Un lien externe est disponible pour ce document| Renseignements supplémentaires: | Nom historique du département: Département de génie électrique et de génie informatique |
|---|---|
| Département: |
Département de génie électrique Département de génie informatique et génie logiciel |
| URL de PolyPublie: | https://publications.polymtl.ca/27569/ |
| Titre de la revue: | IEEE Journal of Solid-State Circuits (vol. 36, no 3) |
| Maison d'édition: | IEEE |
| DOI: | 10.1109/4.910498 |
| URL officielle: | https://doi.org/10.1109/4.910498 |
| Date du dépôt: | 18 avr. 2023 15:21 |
| Dernière modification: | 08 avr. 2025 02:17 |
| Citer en APA 7: | Calbaza, D. E., & Savaria, Y. (2001). Direct Digital Frequency Synthesis of Low-Jitter Clocks. IEEE Journal of Solid-State Circuits, 36(3), 570-572. https://doi.org/10.1109/4.910498 |
|---|---|
Statistiques
Dimensions
