Marc-André Daigneault et Jean Pierre David
Communication écrite (2012)
Un lien externe est disponible pour ce document| Département: | Département de génie électrique |
|---|---|
| ISBN: | 9781467329194 |
| URL de PolyPublie: | https://publications.polymtl.ca/15582/ |
| Nom de la conférence: | International Conference on Reconfigurable Computing and Fpgas (Reconfig 2012) |
| Lieu de la conférence: | Cancun, Mexico |
| Maison d'édition: | IEEE |
| DOI: | 10.1109/reconfig.2012.6416789 |
| URL officielle: | https://doi.org/10.1109/reconfig.2012.6416789 |
| Date du dépôt: | 18 avr. 2023 15:10 |
| Dernière modification: | 08 avr. 2025 12:19 |
| Citer en APA 7: | Daigneault, M.-A., & David, J. P. Synchronized-Transfer-Level Design Methodology Applied to Hardware Matrix Multiplication [Communication écrite]. International Conference on Reconfigurable Computing and Fpgas (Reconfig 2012), Cancun, Mexico (7 pages). https://doi.org/10.1109/reconfig.2012.6416789 |
|---|---|
Statistiques
Dimensions
