Monter d'un niveau |
Amiri, A. M. (2007). Design and implementation of a high resolution, multi-hit time-to-digital converter (TDC) on FPGA [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Larab, A. (2006). Une enveloppe pour la norme P1500 incorporant des structures de test intégré pour les systèmes sur puces [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Morneau, M. (2006). Méthodes d'accélération de la simulation analogique utilisée dans des applications nécessitant des simulations multiples [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Roy, J.-F. (2006). Unité de contrôle et de compression de données pour la partie implantable d'un capteur d'électroneurogrammes [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Renaud, M. (2005). Détecteurs de phase et de fréquence complémentaires destinés aux applications de haute précision des boucles à verrouillage de phase [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Salomon, M.-É. (2007). Caractérisation de la gigue et de l'étalement spectral du circuit DDPS [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Sehil, M. (2006). Mise en oeuvre de bobines dédiées aux liens inductifs nécessaires aux dispositifs médicaux implantables [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible
Zhou, B. (2006). Evaluation of delay mismatch due to process variations in CMOS integrated circuits [Mémoire de maîtrise, École Polytechnique de Montréal]. Disponible