C. J. B. Fayomi, G. W. Roberts et Mohamad Sawan
Communication écrite (2001)
Un lien externe est disponible pour ce document| Renseignements supplémentaires: | Nom historique du département: Département de génie électrique et de génie informatique |
|---|---|
| Département: |
Département de génie électrique Département de génie informatique et génie logiciel |
| ISBN: | 0780366859 |
| URL de PolyPublie: | https://publications.polymtl.ca/27418/ |
| Nom de la conférence: | IEEE International Symposium on Circuits and Systems (ISCAS 2001) |
| Lieu de la conférence: | Sydney, NSW, Australia |
| Date(s) de la conférence: | 2001-05-06 - 2001-05-09 |
| Maison d'édition: | IEEE Piscataway |
| DOI: | 10.1109/iscas.2001.921892 |
| URL officielle: | https://doi.org/10.1109/iscas.2001.921892 |
| Date du dépôt: | 18 avr. 2023 15:21 |
| Dernière modification: | 08 avr. 2025 02:16 |
| Citer en APA 7: | Fayomi, C. J. B., Roberts, G. W., & Sawan, M. (mai 2001). 1-V, 10-bit rail-to-rail successive approximation analog-to-digital converter in standard 0.18 mu m CMOS technology [Communication écrite]. IEEE International Symposium on Circuits and Systems (ISCAS 2001), Sydney, NSW, Australia. https://doi.org/10.1109/iscas.2001.921892 |
|---|---|
Statistiques
Dimensions
