Mathieu Renaud et Yvon Savaria
Communication écrite (2003)
Un lien externe est disponible pour ce document| Département: | Département de génie électrique |
|---|---|
| ISBN: | 0780377613 |
| URL de PolyPublie: | https://publications.polymtl.ca/25550/ |
| Nom de la conférence: | IEEE International Symposium on Circuits and Systems (ISCAS 2003) |
| Date(s) de la conférence: | 2003-05-25 - 2003-05-28 |
| Maison d'édition: | IEEE |
| DOI: | 10.1109/iscas.2003.1204977 |
| URL officielle: | https://doi.org/10.1109/iscas.2003.1204977 |
| Date du dépôt: | 18 avr. 2023 15:20 |
| Dernière modification: | 25 sept. 2024 16:05 |
| Citer en APA 7: | Renaud, M., & Savaria, Y. (mai 2003). A CMOS three-state frequency detector complementary to an enhanced linear phase detector for PLL, DLL or high frequency clock skew measurement [Communication écrite]. IEEE International Symposium on Circuits and Systems (ISCAS 2003). https://doi.org/10.1109/iscas.2003.1204977 |
|---|---|
Statistiques
Dimensions
