<  Retour au portail Polytechnique Montréal

Documents dont l'auteur est "Zarrabi, Houman"

Monter d'un niveau
Pour citer ou exporter [feed] Atom [feed] RSS 1.0 [feed] RSS 2.0
Grouper par: Auteurs ou autrices | Date de publication | Sous-type de document | Aucun groupement
Aller à : Z
Nombre de documents: 8

Z

Zarrabi, H., Al-Khalili, A. J., & Savaria, Y. (2015). Design intelligence for interconnection realization in power-managed SoCs. Dans Computational Intelligence in Digital and Network Designs and Applications (p. 69-96). Lien externe

Zarrabi, H., Al-Khalili, A., & Savaria, Y. (décembre 2014). Vt-conscious repeater insertion in power-managed VLSI [Communication écrite]. International Symposium on Integrated Circuits (ISIC 2014), Singapore. Lien externe

Zarrabi, H., Al-Khalili, A. J., & Savaria, Y. (décembre 2011). Activity management in battery-powered embedded systems: A case study of ZigBee® WSN [Communication écrite]. 18th IEEE International Conference on Electronics, Circuits and Systems (ICECS 2011), Beirut, Lebanon. Lien externe

Zarrabi, H., Al-Khalili, A., & Savaria, Y. (mai 2011). Repeater insertion in power-managed VLSI systems [Communication écrite]. 21st Great Lakes Symposium on VLSI (GLSVLSI 2011), Lausanne, Switzerland. Lien externe

Zarrabi, H., Žilić, Ž., Savaria, Y., & Al-Khalili, J. A. (2010). On the Efficient Design & Synthesis of Differential Clock Distribution Networks. Dans Wang, Z. (édit.), VLSI (p. 331-352). Disponible

Zarrabi, H., Al-Khalili, A. J., & Savaria, Y. (mai 2010). An interconnect-aware Dynamic Voltage Scaling scheme for DSM VLSI [Communication écrite]. IEEE International Symposium on Circuits and Systems (ISCAS 2010), Paris, France. Lien externe

Zarrabi, H., Al-Khalili, A. J., & Savaria, Y. (mai 2009). An interconnect-aware delay model for dynamic voltage scaling in nm technologies [Communication écrite]. 19th ACM Great Lakes Symposium on VLSI, Boston, MA, United states. Lien externe

Zarrabi, H., Žilić, Ž., Al-Khalili, A. J., & Savaria, Y. (août 2007). A methodology for parallel synthesis of zero skew differential clock distribution networks [Communication écrite]. IEEE Northeast Workshop on Circuits and Systems (NEWCAS 2007), Montreal, QC, Canada. Lien externe

Liste produite: Sat Dec 6 03:44:30 2025 EST.