Majid Rezazadeh, Naser Ezzati-Jivan, Evan Galea et Michel Dagenais
Communication écrite (2020)
Un lien externe est disponible pour ce documentDépartement: | Département de génie informatique et génie logiciel |
---|---|
URL de PolyPublie: | https://publications.polymtl.ca/48176/ |
Nom de la conférence: | IEEE International Symposium on Software Reliability Engineering Workshops (ISSREW 2020) |
Lieu de la conférence: | Coimbra, Portugal |
Date(s) de la conférence: | 2020-10-12 - 2020-10-15 |
Maison d'édition: | IEEE |
DOI: | 10.1109/issrew51248.2020.00068 |
URL officielle: | https://doi.org/10.1109/issrew51248.2020.00068 |
Date du dépôt: | 18 avr. 2023 15:01 |
Dernière modification: | 25 sept. 2024 16:37 |
Citer en APA 7: | Rezazadeh, M., Ezzati-Jivan, N., Galea, E., & Dagenais, M. (octobre 2020). Multi-level execution trace based lock contention analysis [Communication écrite]. IEEE International Symposium on Software Reliability Engineering Workshops (ISSREW 2020), Coimbra, Portugal. https://doi.org/10.1109/issrew51248.2020.00068 |
---|---|
Statistiques
Dimensions