Monter d'un niveau |
Ce graphique trace les liens entre tous les collaborateurs des publications de {} figurant sur cette page.
Chaque lien représente une collaboration sur la même publication. L'épaisseur du lien représente le nombre de collaborations.
Utilisez la molette de la souris ou les gestes de défilement pour zoomer à l'intérieur du graphique.
Vous pouvez cliquer sur les noeuds et les liens pour les mettre en surbrillance et déplacer les noeuds en les glissant.
Enfoncez la touche "Ctrl" ou la touche "⌘" en cliquant sur les noeuds pour ouvrir la liste des publications de cette personne.
Achour, C., Houle, J.-L., & Davidson, J. (décembre 2000). VLSI architecture of 2D wavelet transforms [Communication écrite]. ICECS 2000. 7th IEEE International Conference on Electronics, Circuits and Systems, Jounieh, Lebanon. Lien externe
Achour, C., Davidson, J., & Houle, J.-L. (1999). Multi elementary processor implementation of 2D wavelet transforms. International journal of computers & applications, 21(3), 125-131. Non disponible
Guenette, P., Davidson, J., Houle, J.-L., & Hamza, M. H. (février 1998). Reconfigurable analog array circuit [Communication écrite]. 16th IASTED International Conference on Applied Informatics, Garmisch-Partenkirchen, Germany. Non disponible
Lavoie, M., Que-Do, V., Houle, J.-L., & Davidson, J. (juillet 1993). Real-time simulation of power system stability using parallel digital signal processors [Communication écrite]. 4th Conference of the International Association for Mathematics and Computers in Simulation IMACS-TC1, Montréal, Québec. Publié dans Mathematics and computers in simulation, 38(4-6). Lien externe
Achour, C., Davidson, J., & Houle, J.-L. (mai 1994). FPGA implementation of wavelet transforms [Communication écrite]. 12th IASTED International Conference Applied Informatics, Annecy, France. Non disponible